Sayısal Devrelerin Model Kontrol Tabanlı Testi

Loading...

Date

2015

Authors

Takan, Savaş

Journal Title

Journal ISSN

Volume Title

Publisher

CEUR-WS

Open Access Color

OpenAIRE Downloads

OpenAIRE Views

relationships.isProjectOf

relationships.isJournalIssueOf

Abstract

Bu tezin amacı yazılım mühendisliği alanında yaygınca kullanılan bir test yöntemi olan model doğrulama tabanlı test yönteminin, devrelerin gecikme hata testinin denetlenmesi işlemine uygulamaktır. Devre gecikme hatası devrelerin istenilen zamanda istenilen işlevin yerine getirilmemesinden kaynaklanmaktadır. Bu metodolojide, öncelikle devre bir zamanlı otomata olarak modellenir ve böylece devrenin zamansal karakteristikleri ortaya çıkarılır. Ardından model sürekli olarak belirli varsayımlar çerçevesinde gecikme hataları oluşması için mutasyona uğratılır ve tüm mutant modeller verilen niteliklere göre model doğrulayıcı tarafından kontrol edilir. Test giriş dizisi, model doğrulayıcı tarafından geri döndürülen karşıt örneklerden oluşur. Aşağıda metodolojinin kısa özeti verilmiştir.

Description

Keywords

Fields of Science

Citation

WoS Q

N/A

Scopus Q

Q4

Source

CEUR Workshop Proceedings

Volume

1483

Issue

Start Page

342

End Page

344
Page Views

683

checked on Apr 27, 2026

Downloads

129

checked on Apr 27, 2026

Google Scholar Logo
Google Scholar™

Sustainable Development Goals

SDG data is not available